主从RS触发器虽然解决了空翻的问题,但输入信号仍需遵守约束条件RS=0。为了使用方便,希望即使出现R=S=1的情况,触发器的次态也是确定的,为此,通过改进触发器的电路结构,设计出了主从JK触发器。为了提高触发器工作的可靠性,增强抗干扰能力,产生了边沿JK触发器。边沿JK触发器只在CP的上升沿(或下降沿),根据输入信号的状态翻转,而在CP=0或CP=1期间,输入信号的变化对触发器的状态没有影响。边沿JK触发器分为CP上升沿触发型和CP下降沿触发型两种,也称正边沿触发型和负边沿触发型。
1.主从JK触发器
1)电路组成
图11-2-7 主从JK触发器
(a)逻辑图;(b)逻辑符号
2)逻辑功能
(1)J=1、K=1时,在CP作用后,触发器的状态总发生一次翻转,具有计数翻转功能。
(2)J=0、K=1时,无论触发器的初始状态是0还是1,在CP脉冲下降沿到来时,触发器的状态为0态,具有置0功能。
(3)J=1、K=0时,无论触发器的初始状态是0还是1,在CP脉冲下降沿到来时,触发器的状态为1态,具有置1功能。
(4)J=0、K=0时,在CP脉冲下降沿到来时,触发器保持原来的状态不变,触发器具有保持功能。
3)真值表
主从JK触发器的真值表如表11-2-4所示。
表11-2-4 主从JK触发器的真值表
可见,主从JK触发器是一种具有保持、翻转、置0、置1功能的触发器。
【例11-2-1】已知主从JK触发器的输入CP、J和K的波形,如图11-2-8所示,试画出Q端对应的电压波形。设触发器的初始状态为0态。
解:这是一个用已知的J、K状态确定Q状态的问题。只要根据每个时间里J、K的状态,去查真值表中Q的相应状态,即可画出输出波形图。解得Q的波形如图11-2-8所示。
图11-2-8 例11-2-1图(www.daowen.com)
2.边沿JK触发器
1)逻辑符号
图11-2-9 边沿JK触发器的逻辑符号
(a)CP上升沿触发型;(b)CP下降沿触发型
2)逻辑功能
(1)J=1、K=1时,在CP作用后,触发器的状态总发生一次翻转,具有计数翻转功能。
(2)J=0、K=1时,无论触发器的初始状态是0还是1,在CP脉冲下降沿(或上升沿)到来时,触发器的状态为0态,具有置0功能。
(3)J=1、K=0时,无论触发器的初始状态是0还是1,在CP脉冲下降沿(或上升沿)到来时,触发器的状态为1态,触发器具有置1功能。
(4)J=0、K=0时,在CP脉冲下降沿(或上升沿)到来时,触发器保持原来的状态不变,触发器具有保持功能。
3)真值表
边沿JK触发器的真值表与主从JK触发器的真值表相同。
4)时序图
图11-2-10所示为边沿JK触发器的时序图。
图11-2-10 边沿JK触发器的时序图
免责声明:以上内容源自网络,版权归原作者所有,如有侵犯您的原创版权请告知,我们将尽快删除相关内容。